Aktualności

 

Warsztaty i wykłady prof. Michael Friebe, dr Alfredo Illanes, OvGU, Magdeburg

Zapraszamy na poniższe wydarzenie.

Obraz może zawierać: 3 osoby, uśmiechnięci ludzie

 

Wykład „Discrete-Time Receivers and ADC for the Internet-of-Things”, Prof. Bogdan Staszewski (UCD Dublin, IR)

Zapraszamy na wykład Prof. Bogdana Staszewskiego (UCD Dublin, IR) na temat „Discrete-Time Receivers and ADC for the Internet-of-Things”. Wydarzenie odbędzie się 3 grudnia 2019 między 17:00 – 19:00 w H24, Budynek B1.

Internet-of-Things (IoT) imposes severe requirements on ultra-low power consumption of radio frequency (RF) transceivers. Battery life is critical in these applications and can be extended by lowering supply voltage to reduce power consumption. In the receiver part of the radio, the analog front-end section is the most power-hungry subsystem and has received a lot of attention lately, mainly from the analog continuous-time point of view. Advances in discrete-time receiver designs, however, offer new alternatives with simpler and technology-scalable switched-capacitor circuits and easy calibration of intermediate frequency and band-pass selection based on capacitor ratios, which are less sensitive to process variations. New passive charge-domain switched-capacitor (SC) filter topologies and accurate control of sampling rates, both of which benefit from technology scaling and enable easier-to-design low-power solutions, have been introduced. Another important aspect is a new capability of achieving analog-to-digital conversion (ADC) using passive SC sigma-delta oversampling techniques. A new architecture was recently proposed and realized in 28nm CMOS. It contains only switches, capacitors and one comparator, thus being greatly amenable to nanoscale CMOS process nodes.

Więcej informacji o wykładzie i wykładowcy można znaleźć tutaj.

 

Roadshow Altium Designer w Krakowie, 7.11.2019

Więcej informacji o wydarzeniu: https://www.ccontrols.net/pl/kontakt/wydarzenia/computer-controls-roadshow-altium-designer.html

 

Prezentacja Tespol Engineering – 24.10.2019, 12:00, AGH, B1, H24

Image may contain: screen

 

Seminarium “How to measure and tune quantum devices using machine learning”, Andrew Briggs, University of Oxford

Zapraszamy na seminarium “How to measure and tune quantum devices using machine learning”.

Termin: 16 października 2019 r. (środa), godz. 9:45
Miejsce: sala 105, łącznik A3/A4, al. A. Mickiewicza 30

ANDREW BRIGGS

Professor of Nanomaterials,  Department of Materials,  University of Oxford,
16 Parks Road,  Oxford OX1 3PH,  UNITED KINGDOM

As the race to scale up reliable quantum computing accelerates, fault-tolerant error correction requires each logical qubit to be encoded in many physical qubits. A generic problem, common to  all  implementations,  is  device  variability,  whether  in  the  gates  of  an  ion  trap  or  the  electrostatic  confinement  of  a  solid  state  device.  Electron  spins  in  semiconducting  devices  offer a long-term platform for quantum computing, inspired by integrated circuits, with either the  spin  state  or  the  relative  spin  alignment  of  two  electrons  representing  the  qubit.  The  elements of stabiliser codes (initialisation, one and two-qubit gates, single-shot readout) have been demonstrated, but a major obstacle to creating large circuits is variability due to trapped substrate charges. Tuning a single qubit requires searching a multi-dimensional gate voltage space, where device parameters vary non-monotonically and not always predictably with gate voltage.  Tuning  large  multi-qubit  circuits  will  require  an  automated  approach.  Advances  in machine learning are becoming available for this purpose. Bayesian optimisation provides the basis  for  enabling  the  machine  to  decide  what  data  to  measure  next  in  order  to  yield  the  greatest  benefit  in  updating  its  knowledge  of  the  device  characteristics.  This  provides  an  automated  pathway  to  converging  in  the  shortest  possible  time  on  the  configuration  of  parameters  for  the  required  performance.  These  methods  are  already  being  used  to  tune  quantum dot devices, and they are applicable to a wide range of other platforms for quantum computing.  I  foresee  that  before  too  long,  we  shall  be  wondering  how  we  ever  managed  without them!

Reference: Efficiently measuring a quantum device using machine learning, arXiv:1810.10042

Brak dostępnego opisu zdjęcia.

 

Seminarium “The Future of Computing”, Heike E. Riel, IBM

Zapraszamy na interesujące seminarium które odbywa się w ramach Krakow Quantum Informatics Seminar (KQIS).

The Future of Computing, Heike E. Riel, IBM Fellow, Department Head Science & Technology, IBM Research, Zurich, CH

Wtorek 8.10.2019, 09.30-11.00, Centrum Informatyki AGH, Krakow, ul. Kawiory 21, room 1.19.

The lecture will cover the path forward in computing which contains heterogeneous systems and the new types of computing like neuromorphic systems as well as quantum ones.
Short bio Heike Riel is a distinguished scientist known for advancing the frontiers of information technology through the physical sciences. Her responsibilities include leading the research agenda of the Science & Technology Department with the goal of creating scientific and technological breakthroughs in the Physics of Artificial Intelligence, Quantum Computing and Technologies, Nanoscience and Nanotechnology, Precision Diagnostics and Smart System Integration. In a previous role, she established the technical research agenda of the IBM Research Frontiers Institute – a global research consortium comprising international industry partners focused on developing groundbreaking computing technologies. She has led research and development efforts to build end-to-end solutions for IoT applications starting from the differentiated sensor device to the leading-edge data analysis for developing artificial intelligence solutions. She earned a Ph.D. in Physics from the University of Bayreuth (Germany) and an MBA from Henley Business College (UK). She has authored more than 140 peer-reviewed publications, filed more than 50 patents and received several major awards.
More at: https://researcher.watson.ibm.com/researcher/view.php…

 

Konferencje IEEE ESSDERC i ESSCIRC zgromadziły ponad 500 uczestników z 42 krajów

W dniach 23-26 września 2019 r. w Auditorium Maximum Uniwersytetu Jagiellońskiego w Krakowie odbyły się dwie połączone międzynarodowe konferencje 49th European Solid-State Device Research Conference oraz 45th European Solid-State Circuits Conference.

Konferencje te o długoletniej tradycji sponsorowane są przez IEEE Electron Devices Society oraz IEEE Solid-State Circuits Society i w tym roku po raz pierwszy odbyły się w Polsce. Wydarzenie zgromadziło ponad 500 uczestników z 42 krajów, przy czym około połowę stanowili przedstawiciele uniwersytetów, a drugą połowę przedstawiciele instytutów badawczych i światowych firm zajmujących się nowymi przyrządami, materiałami, technologiami oraz układami stosowanymi w mikroelektronice.

Źródło i więcej informacji: https://www.agh.edu.pl/info/article/konferencje-ieee-essderc-i-esscirc-zgromadzily-ponad-500-uczestnikow-z-42-krajow/

https://www.agh.edu.pl/typo3temp/_processed_/csm_Photo_1_195a597f4d.jpg

 

Wykład „Towards a Practically Realizable CMOS Quantum Computer”

W piątek, 16 marca 2018 r, godz. 14.30-16.00, B1, sala. 121 odbędzie się wykład Prof. Roberta Bogdana Staszewskiego (University College, Dublin). Serdecznie zapraszamy.

 

Udział w NI WEEK 2017

NI WEEK jest coroczną, tygodniową konferencją organizowaną od 32 lat w Austin, Texas, USA i dedykowana jest systemom pomiarowym i kontrolno-pomiarowym. Wśród ponad 4000 uczestników obecni są m.in. przedstawiciele branży elektronika, metrologia, automatyka jak również przedstawiciele Uczelni Wyższych z całego świata uczestniczący w specjalnej sesji Academic Forum.
Dr hab. inż. Maj już po raz szósty został zaproszony do czynnego udziału w konferencji, gdzie w roku 2017 przed gronem blisko 4000 uczestników odebrał przyznane Katedrze Metrologii i Elektroniki prestiżowe wyróżnienie LabVIEW Center of Excellence, świadczące o wyjątkowych kompetencjach w dziedzinie budowy oprogramowania. Owo wyróżnienie zostało przyznane Uczelni Wyższej po raz pierwszy na świecie i miało miejsce po 2-dniowym audycie w Katedrze Metrologii i Elektroniki AGH w lutym 2016. Informacje na temat programu LabVIEW Center of Excellence dostępne są na stronie internetowej TUTAJ

Udział dra hab. inż. Maja i jego wkład w promocję Uczelni został uwieczniony w formie filmu i dostępny jest na platformie Youtube na kanale firmy National Instruments.

 

2-dniowe szkolenie przeprowadzone przez Prof. Willy’ego Sansena 2017

5-6 października 2017 w budynku B-1 s. 121 odbędzie się cykl wykładów zrealizowanych przez naszego gościa, Prof. Willy’ego Sansena (K.U. Leuven, Belgia). Serdecznie zapraszamy. Wykłady są szczególnie polecane i przydatne dla studentów 3 i 4 roku MTM. Studentom 3 i 4 roku MTM uczestnictwo w wykładach zapewni zwolnienie z zajęć odbywających się w tych dniach.

Cadence2017
Źródło: IEEE Solid-State Circuit Magazine, Winter 2018, vol. 10, no.1, pp. 60-61

 

Wyróżnienia przyznane podczas konferencji MIXDES 2017

Aż cztery prace naszych pracowników zostały wyróżnione podczas międzynarodowej konferencji MIXDES 2017, Mixed Design of Integrated Circuits and Systems. Konferencja ta jest jednym z najważniejszych środkowo-europejskich forów dotyczących najnowszych osiągnięć w dziedzinie projektowania, modelowania, testowania i produkcji w obszarach mikro- i nano-elektroniki.

rewards

 

Doktorant grupy mikroelektronicznej AGH laureatem konkursu „Diamenty AGH”

Miło nam poinformować, że nasz doktorant, mgr inż. Łukasz Kadłubowski został laureatem konkursu Diamenty AGH i zajął I miejsce w kategorii prac aplikacyjnych. Promotorem pracy „Design of the Stimulation Circuit for Multichannel Integrated Circuits” był dr hab. inż. Piotr Kmon.

 

Doktorantka grupy mikroelektronicznej AGH laureatką „Diamentowego Grantu” MNiSW

Nasza doktorantka, mgr inż. Weronika Zubrzycka, uzyskała stypendium w ramach prestiżowego programu Ministerstwa Nauki i Szkolnictwa Wyższego, „Diamentowy Grant”. Temat pracy to „Niskoszumowe scalone układy z szybkim interfejsem cyfrowym do obrazowania promieniowania” Więcej informacji.

 

Wykład „Foundations of power spectral analysis and application to quantization noise”

10 stycznia 2017, podczas spotkania IEEE Solid-State Circuit Society Chapter Poland odbył się wykład Nguyen T. Thao pt. „Foundations of power spectral analysis and application to quantization noise”. Nagranie z tego wykładu jest dostępne na Youtube.


 

2-dniowy kurs „All-Digital Phase-Locked Loop (ADPLL)”

8-9 grudnia 2016 odbędzie się 2 dniowy kurs z tematyki ADPLL przeprowadzony przez Prof. Roberta Bogdana Staszewskiego (University College, Dublin). Sześć półtoragodzinnych wykładów z 30 min. przerwami odbędzie się w godzinach 8:00 – 13:30 w sali 121 B-1. Serdecznie zapraszamy.

 

Startuje strona MTM na facebook

Informujemy, że newsy na temat wydarzeń związanych z kierunkiem MTM publikowane są również na nowym profilu facebook MTMAGH. Zapraszamy do polubienia, aby być na bieżąco.

 

Wykładowcy IEEE SSCS Distinguished Lecturers

2016.10.22 w Auli AGH odbyło się spotkanie IEEE Solid-State Circuits Society Chapter Poland w ramach którego zaproszeni wykładowcy przedstawili cztery wykłady. Zaproszeni goście to Pan Hideto Hidaka (CTO, Renesas, Japonia) oraz Pan Makoto Ikeda (University of Tokyo). Spotkanie zgromadziło ponad 100 osób, w tym wielu studentów kierunku MTM.

 

O naszych badaniach i MTM w Polskim Radio

Audycja „Czas na Naukę”, Polskie Radio 24, 31.05.2016  Link

 

Wykład Prof. Roberta Staszewskiego (University College, Dublin)

Zapraszamy studentów MTM do uczestnictwa w wykładzie plenarnym Profesora R. Staszewskiego pod tytułem: „It is Time to use Time for Digital RF Clock Generation”. Wykład odbędzie się podczas konferencji EBCCSP 2016 w Krakowie, 15 czerwca 2016 o godzinie 11:30 w budynku D-17. Wstęp dla studentów jest bezpłatny (dot. Wykładu Plenarnego).

plakat

 

Wykład Prof. Edoardo Charbon (TU Delft)

Zapraszamy studentów MTM do uczestnictwa w wykładzie Profesora E. Charbon pod tytułem: „SINGLE PHOTON IMAGERS”.
Wykład odbędzie się w środę 1 czerwca w sali H24 B1 o godzinie 9:30. Serdecznie zapraszamy.
plakat
plakat

 

Mówią o nas – ultraszybka kamera promieniowania

Zapraszamy do przeczytania news’ów na temat działalności zespołu mikroelektroniki:
X-ray radiograms
Polska Agencja Prasowa: Polacy twórcami superszybkiej kamery rentgenowskiej (02.05.2016)
Medal i wyróżnienie Geneva Inventions 2016
Złoty medal z wyróżnieniem dla Kamery promieniowania X na wystawie Geneva Inventions 2016  (04.2016)
News na stronie AGH
Relacja na stronie SPWIR
Wyniki medalowe (SPWIR)

 

2-dniowy kurs dla studentów „MTM” – 12-13 października 2015 – w sali 121 (B1)

W ramach najbliższego spotkania IEEE Solid-State Circuits Society Chapter Poland współorganizowanego przez Katedrę Metrologii i Elektroniki z WEAIIB, AGH Prof. Willy Sansen z wygłosi cykl 8 wykładów pt. Circuits with resistor and capacitor cancellation: design techniques to enhance high-frequency performance without increased power consumption. Zapraszamy studentów kierunku Mikroelektronika w Technice i Medycynie.
Willy Sansen Photo
Willy Sansen received a PhD degree from U.C.Berkeley in 1972. Since 1980 he has been full professor at the Catholic University of Leuven, in Belgium. From 1984 to 2008, he has headed the ESAT-MICAS laboratory on analog design, which has created six spinoffs in the last fifteen years. He has been supervisor of sixty-four PhD theses and has authored and coauthored more than 650 publications and fifteen books among which the Powerpoint slide based book “Analog Design Essentials” (Springer 2006). He has been involved in several spinoffs of the KULeuven and is a member of several Boards of Directors. He is a member of several editorial and program committees of journals and conferences. He was Program chair of the ISSCC-2002 conference and President of the IEEE Solid-State Circuits Society in 2008-2009. He is the recipient of the D.O. Pederson award of the IEEE Solid-State Circuits in 2011. He is a Life Fellow of the IEEE.

Program:

Monday, Oct. 12th, 2015, 9.00-10.30, building B1, room 121

1.1  Minimum-power amplifying stages

Single-transistor stages determine the performance for high-frequency blocks such as LNA’s and VCO’s. Moreover they determine the gain, which can be realized in nanometer CMOS transistor stages. The gain, input and output impedance is analyzed of the three single-transistor stages i.e. the amplifier, the source follower and the cascode.  In addition the current consumption is minimized of the amplifying stage using EKV/BSIM6 models.

 

Monday, Oct. 12th, 2015, 11.00-12.30, building B1, room 121

1.2  Differential amplifying blocks with positive feedback

Practical designs are built up by means of differential pairs, current sources and two-transistor cascodes. They are analyzed in details followed by fully-differential voltage and current amplifiers. Positive feedback is added as well to enhance both the Gain and the Gain-Bandwidth. Design procedures are discussed in all regions of operations (from weak to strong inversion and velocity saturation).

 

Monday, Oct. 12th, 2015, 13.30-15.00, building B1, room 121

1.3  High-frequency and RF design techniques

Real high-frequency performance can be reached up to fT/3 even if all parasitic components are included. In addition feedforward and pole-zero compensation schemes can be adopted to extend the frequency range. Many examples are given and discussed.

 

Monday, Oct. 12th, 2015, 15.30-17.00, building B1, room 121

1.4  Examples of low-noise design

Low-noise design techniques are applied to amplifier configurations, filters and LNA’s. Indeed wireless receivers all start with a LNA (Low-noise amplifier) to provide limited gain but with low noise and distortion. The most recent ones are all wide-band, and use both noise and distortion cancellation, which yields higher FOM’s than hitherto possible.

 

Tuesday, Oct. 13th, 2015, 9.00-10.30, building B1, room 121

2.1 Compensation techniques in operational amplifiers

Two-stage operational amplifiers in unity-gain configuration, suffer from peaking unless a compensation capacitance is added, or the current is increased in the second stage. These stability conditions are examined followed by three techniques to get rid of the positive zero. These design plans are extended to three-stage amplifiers with nested Miller compensation.

 

Tuesday, Oct. 13th, 2015, 11.00-12.30

2.2 Most-important opamp configurations

In practice only a few amplifier configurations are used. Examples are the symmetrical amplifier, the folded-cascode and the Miller OTA amplifier. In this presentation, all of them are optimized with respect to power consumption, high-speed capability and noise. The compromises are discussed in detail and a comparison is provided. In addition, some specific design techniques such as negative resistors, are reviewed to enhance performance.

 

Tuesday, Oct. 13th, 2015, 13.30-15.00, building B1, room 121

2.3 Design of multistage operational amplifiers

Two-stage amplifiers may not provide sufficient gain and or frequency performance in nanometer CMOS technologies. This is why three-stage amplifiers have become necessary. This is also true for most power amplifiers in which two preceding stages are required for high gain. The stability is analyzed of such amplifiers. It is shown that three-stage amplifiers can provide tracking pole-zero compensation, which results in lower power consumption than a two-stage amplifier with similar performance.

 

Tuesday, Oct. 13th, 2015, 15.30-17.00, building B1, room 121

2.4 Opamps, Gm-block or Inverters for filters

Operational amplifiers have been the backbone of most amplifiers and filters in communication applications and ADCs.  They are in competition with Gm blocks for higher frequencies despite their higher linearity. Both of them are now gradually being replaced by CMOS inverters. This presentation focuses on the merits and advantages of all three of them.

 

Bezpłatne wykłady dla studentów „MTM”!

Studenci kierunku Mikroelektronika w Technice i Medycynie mogą bezpłatnie uczestniczyć w wykładach plenarnych podczas konferencji EBCCSP 2015 (Conference on Event-Based Control, Communication and Signal Processing). Wykłady odbędą się w Centrum Informatyki AGH (ul. Kawiory 21, Kraków). Studentów zapraszamy szczególnie na:

Środa, 17 czerwca 2015, godz. 11.30:
Yannis Tsividis, Columbia University, USA:
Data Conversion and Digital Signal Processing Using Event Based, Continuous Time Techniques

Czwartek, 18 czerwca 2015, godz. 14.00:
Tobi Delbrueck, ETH Zurich, Switzerland,
Event-Based Silicon Retinas

 

Seminarium „HI-SPEED INTERFACES: Methodology of measurement with Tektronix Instruments” na AGH

IEEE Solid-State Circuits Society Poland Chapter razem z firmą TESPOL i Katedrą Metrologii i Elektroniki, AGH zapraszają na seminarium poświęcone:

– pomiarom i obserwacjom szybkich interfejsów szeregowych,
– charakteryzacji i analizie interfejsów,
– standardowi LVDS, Jitter, BER, Eye-Diagram, TIE etc.
– optymalnemu wyborowi sprzętu i akcesoriów.

Wydarzenie odbędzie się w budynku D-8, s. 402, Akademia Górniczo-Hutnicza w Krakowie
11:15 – 12:30 – Seminarium część 1
12:45 – 14:00 – Seminarium część 2
Zapraszamy wszystkich zainteresowanych

 

Wykłady Prof. Svelto (Pavia University) na AGH

9 grudnia 2014 prof. Francesco Svelto wygłosił wykłady:

1. Introduction to Voltage Controlled Oscillators
2. Transceivers for wireless communications at millimeter-waves

 

„AGH to dobre rozwiązanie” wykłady dla kandydatów

Drugie spotkanie z cyklu „AGH to dobre rozwiązanie!” odbyło się 5 grudnia 2014 roku i poświęcone było kierunkom studiów związanym z elektroniką, elektrotechniką i technologiami IT, prowadzonym w Akademii Górniczo-Hutniczej. Prof. dr hab. inż. Paweł Gryboś, pracownik naukowy Wydziału Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej wygłosił wykład „Od tranzystora po układy scalone i mikroprocesory stosowane w życiu codziennym, technice i medycynie”.

Link do strony wydarzenia

 

Wykłady Cadence Design Systems na AGH

W dniu 3 grudnia 2014 odbył się wykład „Advanced Verification Methods of the Integrated Circuits” przeprowadzony przez p. Łukasza Kotynię (Cadence Design Systems Polska)

 

Wykłady „Embedded Software in Automotive” na AGH

22 października 2014, Fabrice Bedoucha, ekspert ds. oprogramowanie dla systemów wbudowanych w firmie PSA Peugeot Citroen wygłosił cykl wykładów obejmujących szereg aspektów związanych z projektowaniem systemów wbudowanych i oprogramowania dla nich pod kątem aplikacji automotive (w szczególności: mikrokontrolery, scheduler, systemy operacyjne, przykłady ECU, V cycle, software validation, quality and safety).

 

Mikroelektronika z AGH w TVP

Akademia.pl to program TVP regionalnej dotyczący najnowszych badań realizowanych na polskich uczelniach. Program wyemitowany 28.09.2014 zawiera materiał zrealizowany w Katedrze Metrologii i Elektroniki i dotyczy badań związanych z mikroelektroniką.

Link do strony TVP (od 14:40)

 

3 spotkanie IEEE Solid-State Circuits Society Chapter Poland na AGH

W dniu 9 maja 2014 odbyło się trzecie spotkanie IEEE SSCS Chapter Poland. Spotkanie zostało zorganizowane przez Akademię Górniczo-Hutniczą w Krakowie.

W ramach spotkania odbyła się seria wykładów przeprowadzonych przez zaproszonych gości:

– Prof. Willy Sansen (KU Leuven, Belgium): „Design of low noise analog integrated circuits” oraz „Mismatch in analog design”

– Dr. Firat Yazicioglu (Imec, Belgium): „Low-power interface circuits for bio-potential and physiological signal acquisition”

– Prof. Paweł Gryboś (AGH, Kraków): „Problem with mismatch in IC for large area pixel sensors”

Więcej zdjęć w galerii.

IMG_8209

 

 

 

 

 

2 spotkanie IEEE Solid-State Circuits Society Chapter Poland na AGH

W dniu 32 września 2013 odbyło się drugie spotkanie IEEE SSCS Chapter Poland. Spotkanie zostało zorganizowane przez Akademię Górniczo-Hutniczą w Krakowie.

W ramach spotkania odbyła się seria wykładów przeprowadzonych przez zaproszonych gości:

– Stefan Rusu (Intel) „Microprocessor Design in the Nanoscale Era”

– Franz Dielacher (Infineon Technologies) „Circuit design in SiGe:C for Microwave Links and Active Safety Systems”

– Lucien Breems (NXP Semiconductors) „Wideband Delta-Sigma Modulators”

–  Jan Craninckx (IMEC, Belgium) „Low-power Successive Approximation ADCs for Wireless Applications”

– Cadence Design Systems Poland, „Noise Optimisation of the Integrated Circuits”

IMG_7213

 

 

banner na stronę